і Железный йолів
ЦшвЙГ
: йіШнІг
тръшшл
1 П Л Л Л .
Ядро DRAM
ш ине пам яти и н ф о р м ац и ю . Э ти
буф еры , с од ной стороны , н е п о -
средственно р а б о т а ю т с ячейка-
ми памяти, а с другой стороны ,
они позволяю т гар ан ти р овать на-
^
личие требуем ы х сигналов и д а н -
ных на ш ине си нхронной памяти
в стр ого определенны е м ом енты
времени. Знаком ы й н ам ко н тр о л -
лер памяти ком пью тер а (встр оен-
ный в чипсет или пр оц ессор ) « о б -
щ ается» уже только с буф ер ам и
(рис.
5), а не с сам им и элем ен-
тарными ячейками памяти, что зн а-
чительно уп р о щ а е т и ускоряет р а-
И1 Рис.5
б оту ко м пью тер а с О З У .
Р а б о т а с м и кр осхем ой пам яти в ц елом осущ е ствляе т-
ся по пр овод ящ и м линиям, среди которы х м ож н о о с о б о
выделить линии а д р е с а и линии данных. Л инии а д р е с а слу-
ж ат для в ы б о р а а д р е с а ячейки пам яти в м атрице, а ли-
нии данны х п р е д назн аче ны для записи данны х в ячейки
памяти и п осл е д ую щ е го чтения инф орм аци и из них.
Щ'ииа ; нны
s u m
Буфер
Ш ина ййййы х
1 Л Л JHÏFir Jinnr
Ші-.кіі данных*
(6)-я и (7 )-я п о зи ц и и в м а р к и р о в к е м и к р ос хе м (рис. 2)
д а ю т н ам ш а н с у зн а ть о та к н а зы в а е м о й о р га н и за ц и и
(
Organization
) м одуля — это и н ф о р м а ц и я о том , каким
о б р а з о м с гр у п п и р о в ан ы эл е м е нтар н ы е ф изические ячей-
ки пам яти в а д р е с н ы е ячейки. П о д р о б н о с т и н и ж есл е-
дую щ ие:
01 — х 1 . Э т о о зн ач а е т, что каж дая ад р е с у е м ая ячей-
ка памяти м икросхем ы сод ерж и т 1 бит инф орм аци и. То
есть в д а н н о м случае каж дая а д р е с н ая ячейка с о о тв е тс т-
вует эл е м е нтар н ой ф изической ячейке памяти. А д р е с у е -
м ая ячейка — это та, к ко то р о й н ап р я м ую (указав а д р е с
ее строки и стол бц а) м ож ет о б р ати ться ко н тр о л л е р п а -
мяти в пои сках инф орм ации.
0 2 — х2. К аж дая а д р е с н ая ячейка м икросхем ы пам яти
уже вм е щ ае т 2 бита. То есть в д а н н о м случае а д р е с у е -
м ую ячейку (адрес, по к о то р о м у ко н тр о л л е р пам яти о б -
р а щ а е тс я за инф орм аци ей) не стои т путать с э л е м е н та р -
ной ячейкой памяти, о к о то р о й р а с с к а з а н о выше. А д р е с
в пам яти здесь вклю чает две элем ентарны х ф изических з а -
п о м и наю щ и х ячейки, из которы х усилитель си гн ал а извл е-
кает и н ф о р м ац и ю в б уф ер о д н ов р е м е н но, и это, есте ст-
венно, будет 2 б и та данных.
0 3 — х2 (Including xl). А д р е с н а я ячейка пам яти м и к р о -
схемы вм е щ ае т 2 бита, но м ож ет р а б о та т ь и в «о д н о б и т-
ном » в а р и ан те (это м ож ет быть п р о д и к то в ан о тр е б о в а н и -
ем совм естим ости со стар ы м о б о р у д о в а н и е м или иными
ф актором и).
0 4 — х4. В каж дую а д р е с н ую ячейку памяти чипа п о -
м ещ ается уже 4 бита.
0 5 — х4 (2CS). В ад р е с н о й ячейке памяти вм ещ ается
4 бита, но в д ан но й м икр осхем е м ож ет идти о д н о в р е м е н -
ное о б р а щ е н и е к ячейкам пам яти в двух стол б ц ах (
Dual
-
С А 5 ) — это х а р а к те р н о для м икр осхем с кон тр ол ем чет-
ности, позвол яю щ и х и спол ьзовать алгоритм ы контроля и
коррекции о ш и б о к пер е д ав ае м ы х данных. Т акой под ход
п о р о ж д ае т н еобходи м ость появления дополнительны х кон -
тактны х д о р о ж е к у м икросхем ы пам яти, т.е. у д о р о ж а е т
чип — в частности, и п оэтом у м одули с кон тр ол ем че тн о-
сти стоят дорож е. О д н а к о не стои т забы вать, что исполь-
зо в а н и е реж и м а контроля четности для корр екц ии о ш и -
б ок
(Error Check and Correct,
E C C ) при р а б о те к о н тр о л -
л е р а памяти с чипам и
DRAM
при водит к дополнительны м
врем енны м задерж кам , то есть зам едляет б ы стр од е й ст-
вие ком пью тер а. Так что для д ом аш н и х п л атф ор м п ри м е-
нение м одулей памяти с возм ож н о стью Е С С не актуал ь-
но. К ром е того, с о в е р ш е н н о о д н о з н а ч н о м ож н о у тв е р -
ждать, что критичны е для р а б о ты ком п ью те р а о ш и б ки в
соврем енны х м и кр осхем ах динам ической памяти в о зн и к а -
ю т кр ай не редко (но они есть, и м огут быть обусл овл ен ы
даж е ур о вн е м повы ш е нн о го п р и р о д н о го р а д и ац и о н н о го
ф она и т.п.).
0 6 — х4 Stack (Flexframe). В чи-
пе использую тся 4-б и тны е а д р е с -
ные ячейки, п е р е д ача данны х мик-
р о с х е м о й п а к е тн а я (т.е. д ан н ы е
м огут накап л и ваться д о величины
п а к е та в и н те гр и р о в а н н о м п р о -
м е ж у то ч н о м б уф е р е ), п р и ч е м с
вар ьи р уе м ы м р а з м е р о м п аке то в
(их конкретны й р а зм е р о п р е д е л я-
ется к о н тр о л л е р о м памяти).
0 7 — х8 Stack (Flexframe). М и к р о -
схема содержит 8-битные адресные
ячейки, может передавать данные па-
кетами изменяемой величины.
0 8 — х8. Каж дая адресная ячей-
ка пам яти м икросхем ы 8-б и тная (однобайтная).
0 9 — х9. К аж д ая ячейка а д р е с а м и кр осхем ы пам яти
сод ер ж и т 9 б ит и н ф ор м ац и и , 1 б ит в д а н н о м сл учае м о -
ж ет и сп о л ьзо ваться для кон тр ол я четности при п е р е сы л -
ке данны х (байта) из пам яти, то есть таки е м икр осхем ы
ставят н о м одули с Е С С (Error C h e c k a n d C orrect, в о з-
м ож н о сть о б н а р у ж е н и я и ко р р е кц и и ош и бок).
15 — х 1 6 (2CS). У чипа 1 6-битны е (двухбайтные) а д р е с -
ные ячейки, доступ к ад ресн ы м ячейкам возм ож ен с р а зу
по 2-м стол бц ам , что используется для у п ом ян уто го р а -
нее контроля четности.
1 6 — х 1 6. В об щ е м , понятно. М и к р о с х е м а с 16-б итны -
ми (двухбайтным и) ячейкам и ад ресов.
1 7 — х 1 6 (Including х8/х4). М и к р о с х е м а с 16-битны м и
адресны м и ячейкам и, но п о д д е р ж и ваю щ ая режимы х8 и
х4 в сл учае необходи м ости.
1 8 — х 1 8. С о о тв е тс тв уе т 1 8-битны м ад ресн ы м ячейкам
пам яти (2 б а й та и нф орм аци и и 2 б и та для контроля чет-
ности при их передаче).
31 — х32 (2CS). 32-битны е (4-байтные) ячейки памяти, воз-
можен доступ одноврем енно по 2-м столбцам , со всеми вы-
текаю щ им и упомянутыми ранее последствиями ©.
%
М О Й К О М П Ь Ю Т Е Р
предыдущая страница 19 Мой Компьютер 2004 42 читать онлайн следующая страница 21 Мой Компьютер 2004 42 читать онлайн Домой Выключить/включить текст